
Кaк и oжидaлoсь, кoмпaния Intel сeгoдня нa свoём мeрoприятии «2018 Architecture Day» прeдстaвилa прoцeссoрную микрoaрxитeктуру нoвoгo пoкoлeния, кoтoрaя нaзывaeтся Sunny Cove. Oнa придёт нa смeну aктуaльнoй микрoaрxитeктурe Skylake и будeт впeрвыe рeaлизoвaнa в прoдуктax сeмeйствa Ice Lake.
Микрoaрxитeктурa Sunny Cove дoлжнa oбeспeчить приплод производительности процессоров на тактичность, а также повысить энергоэффективность в задачах общего назначения. Равно как производитель позаботился об ускорении своих будущих процессоров в задачах специального назначения, (пред)положим, связанных с искусственным интеллектом или — или шифрованием.
Новая микроархитектура Sunny Cove получила значительные улучшения ровно по части IPC во входной и исполнительной частях конвейера. Виновник отмечает возможность исполнения пяти инструкций ради такт вместо четырёх, и наращив числа исполнительных портов с 8 накануне 10, что обеспечит одновременную обработку после 10 микрокоманд. Также была увеличена пропускная косточка кеша первого уровня из-за счёт добавления четвёртого блока генерации адресов и второго устройства, способного поберегать данные. Наконец, отмечается улучшение универсальности исполнительных портов. Скажем, для SIMD Shuffle и LEA отсюда следует вдвое больше путей исполнения.
В прибавление к этому отмечается, что Sunny Cove предложит приумноженный размер кешей для оптимизации рабочих нагрузок, подразумевающих обработку больших объёмов данных. В частности, получи 50 % увеличится кеш первого уровня для того инструкций, вырастет объём иннокентий микроопераций и унифицированного кеша второго уровня (мере), будет зависеть от класса CPU), а равным образом увеличится объём буфера ассоциативной трансляции (TLB) второго уровня.
Застывшая музыка Sunny Cove сможет защитить лучшую результативность предсказания переходов из-за счёт увеличения размера буферов и использования новых алгоритмов. Отмечается и сбавка задержек, например, при загрузке данных и проведении целочисленного деления. В целом но Intel указывает на побольше высокий уровень параллелизма, почему позволяет добиться улучшения работы процессора в различных задачах, начиная с игр и работы с медиа, и заканчивая приложениями, ориентированными держи активную работу с данными.
Опричь повышения производительности в общих задачах, Intel уделила рачительность и улучшению работы процессоров в отдельных алгоритмах и сценариях использования. В частности, были добавлены новые инструкции, по всей вероятности Vector-AES и SHA-NI, которые должны распространить производительность в алгоритмах шифрования. Отмечается да и повышение производительности при компрессии и декомпрессии данных вслед за счёт задействования инструкций VNNI, VBMI2 и BITALG, являющихся частично AVX-512.
Микроархитектура Sunny Cove достанет основой как серверных процессоров Xeon, в среднем и потребительских Core нового поколения. Intel планирует изобразить новинки в наступающем 2019 году.
Очаг: